GMZAN1的工作原理
作为维修人员,可从GMZAN1的基础原理人手,有关电路见下图。需把持以下要点:
1.视频信号的总体脉络:从微机显卡输出的模仿信号经过数据线传输到液晶显示器主板信号输入插座CN200,R、G、B信号经整形等处理后,分辨从GMZAN1的95、91、87脚输入,行、场同步信号分辨从150、148脚输入。R、G、B信号先进入GMZANI内部的ADC(模仿/数字转换器)电路,经过ADC取样、源时序生成器、差补缩放处理、GAMMA把持和R、G、B偏置电路后产生8bit或6bit信号。OSD信号与此信号在这里混杂,经PANELTIMING把持电路后形成TTL驱动信号,再经过阻容滤波后通过接口输送到液晶屏(PANEL)。
2.时钟恢复电路:GMZAN1内部有一个时钟恢复回路,用来调剂源时钟频率(SCLK)。这个回路由一个数字时钟合成器和模仿电路PLL组成,它用来产生取样时钟信号,采集模仿的RGB数据。源时钟(SCLK)信号锁定于输入的行场同步信号,经取样相位延迟和数字时钟合成器(DDS)跟踪调节、模仿锁相(PLL)电路和VCO电路生成。在每一行同步信号的上升沿产生反馈信号,源时钟信号的频带领域一般是lOMHz—l35MHz。当PANEL的时钟信号与源时钟信号不同时,有一个时钟像素用来驱动PANEL。在下图中,参照时钟(RCLK)信号是输入到GMZANI的141脚的U201(晶体振荡器)产生的50Hz的TCLK信号,经过模仿锁相电路(PLL)和VCO电路生成,作为源时钟信号的参照时钟。141脚的波形为50Hz的正弦波,其幅值约为1.2Vp-p。
3.复位信号:GMZANI的100脚是复位端(RESET),每次开机时该脚必须进行复位,否则不能能够正常工作。该脚外接的C313、D301、R313组成复位电路,复位信号从CPU送来。开机后,CPU首先复位,之后CPU输出复位信号,经C313和R313组成的微分电路给GMZANI的100脚输送复位信号,GMZAN1复位并进人工作状态。
4.视频处理:该电路的功效都在GMZANI内部主动完成,通俗地说就是先将输入的视频信号进行A/D转换,然落后行数字解码,解码后的信号送入主把持芯片(如GMZANI)进行图像的缩放处理,处理后还要进行时序把持处理。到液晶屏的接口之前还要经过接口电路,一般重要有TTL和LVDS两种接口格式。当然还有其他格式的接口,但市场上不太风行。关于TTL接口,大家都比较熟悉,不再赘述。这里介绍一下LVDS接口。
LVDS(LowVoltageDifferen-tialSignaling)即低压差分信号传输,是一种满足当今高性能数据传输利用的新型技术。由于其可便系统供电电压低至2V,因此它还能满足未来利用的需要。此技术基于ANSI/TIA/EIA-644LVDS接口标准。
LVDS技术拥有330mV的低压差分信号(250mVMINand450mVMAX)和快速过渡时间。这可以让产品达到自lOOMbps至超过1Gbps的高数据速率。此外,这种低压摆幅可以降低功耗消散,同时具备差分传输的优点,而且抗干扰能力强。这种方法的接口可以大幅节俭系统的电缆和连接器成本,并且可以减少连接器所占面积所需的物理空间。
图2的显示器采用的TTL接口为45+30的情势。Q201和Q202插排所对应的GMZANI有关引脚即为输出信号。
GMZANI只能直接驱动TTL接口的液晶显示屏,如果要驱动LVDS接口的显示屏,还要给其增长一个TTL转LVDS的电路,一般由专用的集成电路来完成,如CC5824等。
5.OSD显示:GMZANI内部设有一个OSD产生器,与CPU和存储器配合,可产生OSD画面和字符。图2中没有利用GMZANI的这个功效,而是在外部增长了一个IC(U301/MTVl21)。MTVl21是一款专用的I2C总线型OSD集成电路,可在CPU的把持下完成字符显示的任务。